Egzamin, 2 części

  1. Co to jest model przetwarzania, architektura systemu

  2. Omów ogólny cykl rozkazowy

  3. Do jakich celów można wykorzystać 9 bit danych transmisji: asynchronicznej, szeregowej

  4. Zachowanie buforów nadajnika i odbiornika transmisji synchronicznej

  5. Co oznaczają tryby adresowania, jakie są

  6. Co to jest proces

  7. Na czym polega przetwarzanie współbieżne

  8. Ogólna organizacja komputera

  9. Na czym polega indeksowanie

  10. Rejestry rozkazowe

  11. Obsługa przerwań

  12. Inicjalizacja transmisji synchronicznej, jak przeprowadzić

  13. Transmisja synchroniczna i asynchroniczna

  1. Rola sygnału READY i HOLD

  2. Różnice w obsłudze przerwań zewnętrznych i wewnętrznych programowych w 8086

  3. Opis rejestrów sterownika przerwań

  4. Sterownik portów równoległych w trybie 1i 2

  5. Licznik, sposób zapisu i odczytu

  6. Z jakich podstawowych elementów składa się jakiś tam układ, np. 8250 (każdy rząd inny)

  7. Omówić i narysować sygnały dla procesora

  8. Scharakteryzować lub porównać z Motorolą grupy rozkazów procesora.

  9. Jak dołączyć zegar do Intela

Ksera:

    1. Gruba, czarna (Pieńkoś) - str. 14 - 17, 106 - 143