AK zerówka odpowiedzi, stud, IV semestr, Architektura Komputerow


1.Procesor oparty na paradygmacie von Neumanna musi posiadać: (b, d)

a) rejestry, pamięć podręczną, ALU, system przerwań

b) ALU

c) ALU i mechanizm przetwarzania potokowego rozkazów

d) jednostkę wykonawczą z ALU, jednostkę sterującą odpowiedzialną za dekodowanie rozkazów

e) ALU wraz z układem DMA

2. W projekcie komputera wg von Neumanna: (a)

a) sposób przechowywania programu i danych do programu jest identyczny

b) program i dane zapisywane są w rozdzielonych modułach pamięci

c) program jest zapisywany w RAM, a dane w pamięci podręcznej

d) żadna z powyższych odpowiedzi nie jest prawdziwa

3. Istotą działania procesora potokowego jest: (d)

a) przyspieszenie obliczeń poprzez zrównoleglenie procesu dekodowania rozkazów

b) podział etapu dekodowania rozkazu na podetapy zwane potokami

c) zmniejszenie liczby faz cyklu rozkazowego procesora

d) żadna z powyższych odpowiedzi nie jest prawdziwa

4. Zaburzenie potoku spowodowane jest: (a, d)

a) skokiem bezwarunkowym i skokiem warunkowym

b) programem, który nie jest programem strukturalnym

c) rozkazami przesłań między rejestrami

d) komunikacją z urządzeniem I/O za pomocą przerwań

e) żadna z powyższych odpowiedzi nie jest prawdziwa

5. Cykl rozkazowy procesora von Neumanna składa się z: (a, c)

a) fazy pobrania, fazy pobrania pośredniego, fazy egzekucji i fazy przerwania

b) fazy przerwania, która w cyklu rozkazowym występuje zawsze

c) fazy pobrania i fazy egzekucji, które zawsze występują w cyklu rozkazowym

d) żadna z powyższych odpowiedzi nie jest prawdziwa

6. Procesor typu CISC: (a, b)

a) posiada bardzo rozbudowaną listę rozkazów

b) lista rozkazów tego procesora wspiera instrukcje języków programowania wysokiego poziomu

c) posiada bardzo rozbudowane rozkazy, dzięki czemu występuje przyspieszenie obliczeń

d) posiada mikroprogramowalną jednostkę sterującą, dzięki czemu rozkazy wykonywane są współbieżnie

e) żadna z powyższych odpowiedzi nie jest prawdziwa

7. System komputerowy ze wspólną magistralą: (a, b)

a) jest systemem skalowalnym

b) jest systemem, w którym występuje zjawisko rywalizacji o dostęp do magistrali

c) zmniejszenie liczby konfliktów w dostępie do magistrali można zmniejszyć poprzez dołożenie kolejnego

procesora

d) w systemie tym zależność między liczbą procesorów a mocą obliczeniową systemu komputerowego jest liniowa

e) wszystkie z powyższych odpowiedzi są prawdziwe

8. System komputerowy z przełącznikiem krzyżowym: (a)

a) jest systemem komputerowym typu MIMD wg klasyfikacji Flynna

b) liczbę konfliktów w dostępie do RAM można zmniejszyć poprzez dołożenie kolejnego procesora

c) jest systemem komputerowym ogólnego przeznaczenia

d) w systemie tym zależność pomiędzy liczbą procesorów a mocą obliczeniową systemu komputerowego jest

liniowa

e) wszystkie z powyższych odpowiedzi są prawdziwe

9. System przerwań systemu komputerowego jest wykorzystywany do: (a, d)

a) komunikacji z urządzeniami I/O

b) przerywania egzekucji programu w celu jego synchronizacji z podsystemem I/O

c) reakcji na błędy syntaktyczne programu

d) reakcji na błędy, które występują podczas egzekucji programu

e) wszystkie z powyższych odpowiedzi są prawdziwe

10. Układ DMA jest: (a)

a) alternatywną metodą przesyłania danych między RAM a urządzeniami I/O

b) metodą mniej efektywną w porównaniu z przesyłaniem danych inicjowanym przerwaniami

c) układem służącym do efektywnego zarządzania pamięcią podręczną procesora

d) żadna z powyższych odpowiedzi nie jest prawdziwa

11. Zapis 10000 w postaci dwójkowej odpowiada wartości: (a, b, c)

a) (-0)10 w notacji ZM, zakładając że znak odpowiada bit z lewej strony

b) (-15)10 w notacji U1, zakładając że za znak odpowiada bit z lewej strony

c) (16)10 w notacji w naturalnym kodzie binarnym

d) żadna z powyższych odpowiedzi nie jest prawdziwa

12. Wyrażenia logiczne w postaci = ⊕ , = ∗ opisują działanie układu: (b)

a) sumatora jednobitowego

b) półsumatora jednobitowego

c) ALU

d) żadna z powyższych odpowiedzi nie jest prawdziwa

13. Język assemblera charakteryzuje się tym, że: (a, c)

a) jedna instrukcja zapisana w tym języku odpowiada jednemu rozkazowi procesora

b) posiada bardzo złożone struktury danych

c) lista rozkazów odzwierciedla architekturę procesora

d) program napisany w języku assemblera jest programem niezależnym od platformy sprzętowej komputera

e) żadna z powyższych odpowiedzi nie jest prawdziwa

14. Adresowanie natychmiastowe: (a, b)

a) jest najszybszą metodą adresowania

b) argumenty rozkazu są pobierane podczas fazy pobrania

c) w celu pobrania argumentu wymagana jest faza pobrania pośredniego

d) nie posiada żadnych ograniczeń dotyczących wartości argumentów

15. Maszyna ze zdecentralizowaną pamięcią operacyjną: (a, b, c, d)

a) jest popularnie nazywana superkomputerem

b) jest komputerem MIMD wg taksonomii Flynna

c) węzłami obliczeniowymi tego typu maszyny są transputery

d) węzły obliczeniowe komunikują się na zasadzie przesyłania komunikatów

e) żadna z powyższych odpowiedzi nie jest prawdziwa

16. Dynamiczna pamięć RAM: (b, c)

a) zbudowana jest z przerzutników typu D

b) zbudowana jest z tranzystorów MOSFET, gdzie nośnikiem informacji jest wielkość ładunku elektrycznego

c) wymaga odświeżania ze względu na występujące zjawisko upływności

d) charakteryzuje się krótszym czasem dostępu niż pamięć statyczna

e) żadna z powyższych odpowiedzi nie jest prawdziwa

17. Zapis 11111 w postaci dwójkowej odpowiada wartości: (a, b, c, d)

a) (-0)10 w notacji U1, zakładając że za znak odpowiada bit z lewej strony

b) (-1)10 w notacji U2, zakładając że za znak odpowiada bit z lewej strony

c) (-15)10 w notacji ZM, zakładając że za znak odpowiada bit z lewej strony

d) (31)10 w notacji w naturalnym kodzie binarnym

e) żadna z powyższych odpowiedzi nie jest prawdziwa

18. Moc obliczeniowa maszyny typu MIMD z rozproszoną pamięcią operacyjną zależy od: (b, c, d)

a) wielkości lokalnej pamięci operacyjnej

b) topologii połączeń między transputerami

c) liczby transputerów

d) przeciętnej drogi między dowolną parą węzłów obliczeniowych

e) żadna z powyższych odpowiedzi nie jest prawdziwa

19. W trakcie wykonania rozkazu skoku bezwarunkowego: (c)

a) modyfikowana jest wartość rejestru akumulatora

b) zgłaszane jest przerwanie wewnętrzne

c) do licznika rozkazów przesyłany jest adres kolejnego rozkazu w RAM

d) żadna z powyższych odpowiedzi nie jest prawdziwa

20. System komputerowy z pamięcią wieloportową: (a, c)

a) jest systemem komputerowym typu MIMD wg klasyfikacji Flynna

b) liczbę konfliktów w dostępie do RAM można zmniejszyć poprzez dołożenie kolejnego procesora

c) konflikty występują na etapie odwołania się do tej samej komórki pamięci operacyjnej

d) w systemie tym zależność między liczbą procesorów a mocą obliczeniową systemu komputerowego jest liniowa

e) wszystkie z powyższych odpowiedzi są prawdziwe

21. Istotą działania procesora superskalarnego jest: (a)

a) przyspieszenie obliczeń poprzez zrównoleglenie procesu egzekucji rozkazu

b) procesor posiada niezależne podsystemy, które są odpowiedzialne za wykonywanie różnych typów rozkazów,

np. dodawanie, mnożenie

c) zmniejszenie liczby faz cyklu rozkazowego procesora

d) procesor przeprowadza arytmetyczne obliczenia ze skalowaną dokładnością

e) żadna z tych odpowiedzi nie jest prawdziwa

22. Procesor wektorowy: (a, b, c)

a) może zawierać zwielokrotnione ALU

b) może zawierać ALU z przetwarzaniem potokowym

c) stanowi wyposażenie przemysłowych komputerów

d) żadna z powyższych odpowiedzi nie jest prawdziwa

23. Model(Projekt) komputera wg von Neumanna składa się z: (a)

a) procesora, pamięci RAM, która stanowi uporządkowany i spójny zbiór komórek i magistrali

b) procesora i koprocesora, który jest odpowiedzialny za obliczenia arytmetyczne

c) procesora, pamięci podręcznej; jej zawartość może zostać zmieniona tylko za pośrednictwem procesora

d) żadna z powyższych odpowiedzi nie jest prawdziwa

24. Wąskie gardło Neumanna (von Neumann bottleneck) jest związane z: (e)

a) ograniczeniem dotyczącym maksymalnej liczby jednostek ALU w procesorze

b) ograniczeniem dotyczącym maksymalnej liczby rejestrów

c) ograniczeniem dotyczącym maksymalnej długości rozkazu

d) ograniczeniem dotyczącym maksymalnej liczby rozkazów

e) żadna z powyższych odpowiedzi nie jest prawdziwa



Wyszukiwarka

Podobne podstrony:
AK test, stud, IV semestr, Architektura Komputerow
AK testodp, stud, IV semestr, Architektura Komputerow
ak projekt, Studia, PWR, 4 semestr, Architektura komputerów 2, projekt
VIII KRYZYS ZADŁUŻENIOWY LAT 80 - 2012 - dla stud, IV semestr, miedzynarodowe stosunki gospodarcze
Opis wiczenia4, stud, III semestr, Grafika Komputerowa, grafika 4
PKM zerówka, studia SiMR, IV semestr, PKM egzamin+projekt
sieci costam, Materiały, IV Semestr, Sieci komputerowe, EGZAMIN, Egz sieci 2, Egzamin, sieci rozne b
Opis ćwiczenia2, stud, III semestr, Grafika Komputerowa, grafika 2
Architektura komputerów lab3 PT17 TP Kukulski Tchorowska, Studia, PWR, 4 semestr, Architektura kompu
Architektura komputerów lab3 pop, Studia, PWR, 4 semestr, Architektura komputerów 2, laboratoria
Architektura komputerów lab5 PT17 TP Kukulski Tchorowska, Studia, PWR, 4 semestr, Architektura kompu
Architektura komputerów lab2 PT17 TP Kukulski Tchorowska, Studia, PWR, 4 semestr, Architektura kompu
Opis ćwiczenia3, stud, III semestr, Grafika Komputerowa, grafika 3
Architektura komputerów la6 PT17 TP Kukulski Tchorowska, Studia, PWR, 4 semestr, Architektura komput
Architektura komputerów5, Studia, PWR, 4 semestr, Architektura komputerów 2, laboratoria
ciąga, Materiały, IV Semestr, Sieci komputerowe, EGZAMIN
Sieci zagadnienia, Materiały, IV Semestr, Sieci komputerowe, EGZAMIN, Egz sieci 2, Egzamin
Opis ćwiczenia1, stud, III semestr, Grafika Komputerowa, grafika 1

więcej podobnych podstron